誤碼儀是一個透過內建的時脈源,可提供9.85, 10.3,10.7,11.3Gb/s的二位元資料序列,支援差動式輸入及輸出,可針對輸出大小進行控制,并具有抖動置入的能力,另外也支援GPIB控制介面,而且擁有*品質的訊號質量。透過驅動程式,讓使用者可以很容易地將BERT位元錯誤率與現有測試系統進行整合。
誤碼儀(biterrorratetester,BERT)是數字通信系統性能測試的重要儀器。誤碼儀主要由發端設備和收端設備兩部分構成:發端設備主要完成序列產生和時鐘產生;收端設備主要完成序列同步和序列比對。誤碼儀選用了單片機和FPGA作為核心器件,提高它的再升級和可移植能力。本文設計的可編程誤碼儀具有使用簡單、測試內容豐富、誤碼測試結果顯示直觀、準確等特點。